[image]

Российская электроника, микроэлектроника, приборостроение

Итоги Путина
 
1 16 17 18 19 20 75
+
+1
-
edit
 

Грач

аксакал
★★☆

Ангстрем-Т начинает серийные поставки продукции в Китай

АО «Ангстрем-Т», ведущее отечественное предприятие по производству полупроводниковых изделий, получило положительное заключение на опытные партии продукции, которые были отгружены потребителям и успешно прошли все испытания. Отгрузки будут осуществляться в рамках контрактов, подписанных на Петербургском международном экономическом форуме в мае 2018 года. В рамках выполнения этих соглашений на заводе Ангстрем-Т в конце 2018 года были выпущены опытные партии микросхем, которые были отправлены заказчику в Китай. //  Дальше — www.angstrem-t.com
 

АО «Ангстрем-Т» продолжает успешно исполнять контракт по поставкам пластин со сформированными схемами в Китай.
В данный момент на предприятии готовится к запуску первая партия, порядка 1000 пластин, которая должна быть отправлена заказчику уже в марте текущего года, а также предзаказ еще на 2500 пластин. В дальнейшем объем отгружаемых пластин должен увеличиваться ежемесячно.
   1919
RU Серокой #17.02.2019 15:06  @Грач#16.02.2019 23:07
+
+1
-
edit
 

Серокой

координатор
★★★★
Грач> потому на посыл об отсутствии у нас современных заводов и отозвался

Ну так посоветуйте, где заказать изготовление по 65 нм.
   
RU Грач #17.02.2019 15:29  @Серокой#17.02.2019 15:06
+
+1
-
edit
 

Грач

аксакал
★★☆
Серокой> Ну так посоветуйте, где заказать изготовление по 65 нм.
в России за исключением тестовых структур пока нигде.
   1919
RU Бывший генералиссимус #23.02.2019 12:37  @off-topic-off#15.02.2019 10:33
+
-
edit
 
Грач>>> В основе микроконтроллера используется отечественная микросхема первого уровня MIK51SC72D Микрона, поддерживающая российские алгоритмы шифрования ГОСТ Р34.10-2001 и ГОСТ 28147-89.
mid!>> - Ну да ... ну да... только ГОСТ Р34.10-2001 - устарел :D . К примеру, для ЭЦП и аутентификации ;)
mid!>> С 01.01.2019 все сертификаты будут выдаваться только по ГОСТ-2012.[/b]
off-topic-off> Ну перешьют и все дела

Не, там шифрователь и дешифрователь аппаратный. Программный на контроллере такого уровня не успеет. Я, честно говоря, сам в недоумении по этому поводу. Ибо работаю в конторе "Криптоком", и более-менее слежу за этим делом.
   72.0.3626.10972.0.3626.109
RU off-topic-off #26.02.2019 11:16  @Бывший генералиссимус#23.02.2019 12:37
+
-
edit
 

off-topic-off

аксакал
★★★
off-topic-off>> Ну перешьют и все дела
Б.г.> Не, там шифрователь и дешифрователь аппаратный. Программный на контроллере такого уровня не успеет. Я, честно говоря, сам в недоумении по этому поводу. Ибо работаю в конторе "Криптоком", и более-менее слежу за этим делом.

Русский чип: запоздалый старт | Stockinfocus.ru

Почему мы отстаем в микроэлектронной индустрии. 23 июня 2015 года вслед за Intel, Samsung тайваньский производитель микроэлектроники United Microelectronics Corporation начал внедрение 14-нанометрового техпроцесса. Учитывая, что рынок чипов оценивается в 1,5 триллиона долларов в год, Тайбэй обеспечил себе безбедное будущее, по крайне мере, на ближайшее десятилетие. Это событие широко освещается за рубежом. Россия, ясное дело, похвастаться такими достижениями сможет еще нескоро, хотя в условиях санкций эта тема становится особенно актуальной. А ведь когда-то и мы были на лидирующих позициях в этой отрасли. Достаточно сказать, что в 70-х и в первой половине 80-х годов прошлого века наша страна по объемам продаж полупроводниковой продукции занимала второе место в мире, уступая лишь США. Однако с началом перестройки разгром профильных институтов, КБ и заводов принял масштаб тотальной зачистки. Как результат, имеющий технологический разрыв между Америкой и Советским Союзом, а потом у //  stockinfocus.ru
 

Ну перевланируют :-)
   1919
?? Alexandrc #26.02.2019 17:38
+
+1
-
edit
 

Alexandrc

аксакал

Новый процессор российской разработки [Alexandrc#26.02.19 17:37]

Для российской платформы промышленных ПК взяли процессоры «Байкал-Т1» и ОС «Альт» Промышленный компьютер HR-IC-01 на «Байкал-Т1» Компании «Базальт СПО», «Байкал Электроникс» и недавно зарегистрированный резидент «Сколково», компания «Хамсте... //  habr.com   Видео из заметки: Отечественный промышленный компьютер от «Хамстер роботикс» Компании «Базальт СПО», «Байкал Электроникс» и «Хамстер роботикс Инжиниринг» объединили усилия для разработки первой российской платформы промышленных…// Компьютерный
 
   55
+
+2
-
edit
 

Грач

аксакал
★★☆
от Микрона :p

24/7 микросхемы всем! #Микрон
Йоу! Смотрите и слушайте наш рэп дебют и будьте в курсе, чем живет Микрон. С Новым Годом! Mikron.ru #Микрон #Mikron #Чипмейкер1 #Рэп #ПромРэп #Микроэлектроника
   1919
LT AleksejLt #27.02.2019 21:06  @Грач#26.02.2019 20:03
+
-
edit
 

AleksejLt

опытный

Грач> от Микрона :p

Прикольненько, но надеюсь, что микросхемы они делают лучше, чем поют :)
   66.066.0
RU Грач #27.02.2019 21:16  @AleksejLt#27.02.2019 21:06
+
+1
-
edit
 

Грач

аксакал
★★☆
AleksejLt> Прикольненько, но надеюсь, что микросхемы они делают лучше, чем поют :)
не заскорузлые они, с огоньком что радует :)
   1919
+
+1
-
edit
 

Грач

аксакал
★★☆

Нейросетевой процессор NСore

Нейросетевой процессор NCore способен автоматически распознавать изображения и человеческую речь, а также управлять беспилотными автомобилями. Изобретение можно будет применять в логистике и в системах «умного города». //  naukatehnika.com
 

МФТИ в кооперации с ГосНИИАС и ИНЭУМ создал первый образец российского специализированного нейросетевого процессора. Проект получил название NCore. NCore способен автоматически распознавать изображения и человеческую речь, а также управлять беспилотными аппаратами.
Тестовые образцы процессора сделаны на зарубежной фабрике по проектным нормам 65 нм, однако в ближайшее время представляется возможным организовать выпуск новинки на отечественном предприятии «Микрон» в Зеленограде.
Как говорят в МФТИ, российские ученые разработали основные элементы – процессорные ядра, интерфейсы и основное программное обеспечение. В частности, программное обеспечение для трансляции алгоритмов позволяет отконвертировать нейросеть для запуска ее на системе непосредственно из популярных фреймворков машинного обучения.
Первый российский специализированный нейросетевой процессор NCore по достигнутому уровню энергоэффективности сравним с графическими ускорителями, производимыми по проектным нормам 28 нм и менее. Масштабирование разработанной архитектуры при разработке отечественных нейросетевых процессоров с «тонкими» проектными нормами позволит обеспечить научно-технический паритет в области разработки специализированных тензорных процессоров для алгоритмов машинного обучения. В рамках проекта ведется создание автоматического транслятора алгоритмов машинного обучения, разработанных в популярных пакетах TensorFlow, Caffe, Keras.
Первые тесты нового процессора для потенциальных заказчиков запланированы на весну 2019 года.
Прикреплённые файлы:
NCore.jpg (скачать) [711x330, 127 кБ]
 
 
   1919
RU off-topic-off #28.02.2019 14:04  @Грач#27.02.2019 21:48
+
-1
-
edit
 

off-topic-off

аксакал
★★★
Грач> Нейросетевой процессор NСore
Грач> МФТИ в кооперации с ГосНИИАС и ИНЭУМ создал первый образец российского специализированного нейросетевого процессора.

Пока они создают первые образцы в мире меняются поколения
   1919
RU Anarky #03.03.2019 21:14  @off-topic-off#28.02.2019 14:04
+
+2
-
edit
 

Anarky

аксакал
★☆
off-topic-off> Пока они создают первые образцы в мире меняются поколения
Поколения чего? Или так, дежурный пук в лужу?
   1919
RU off-topic-off #03.03.2019 23:18  @Anarky#03.03.2019 21:14
+
-3
-
edit
 

off-topic-off

аксакал
★★★
off-topic-off>> Пока они создают первые образцы в мире меняются поколения
Anarky> Поколения чего? Или так, дежурный пук в лужу?

Судя по уверенному владению лексики про пукан Вы часто лажаете. В данном случае - речь про поколения
специализированных процессоров для нейронных сетей и машинного обучения.

"прототип системы, изготовленный в кремнии по довольно грубой, по современным меркам, технологии — 65 нм"

Можете сраться теперь про нанометры.
   64.0.3282.14064.0.3282.140
RU Anarky #03.03.2019 23:56  @off-topic-off#03.03.2019 23:18
+
+3
-
edit
 

Anarky

аксакал
★☆
off-topic-off> Судя по уверенному владению лексики про пукан Вы часто лажаете.
Лол. Как только отыщете слово "пукан" в исходном посте, Фрейд перестанет посмеиваться. Тяжёлая контузия в интернет-баталиях?

off-topic-off> В данном случае - речь про поколения специализированных процессоров для нейронных сетей и машинного обучения.
off-topic-off> "прототип системы, изготовленный в кремнии по довольно грубой, по современным меркам, технологии — 65 нм"
off-topic-off> Можете сраться теперь про нанометры.

А что мне сраться про нанометры. Для для первого MPW это нормальный подход, дёшево и много кто в России может сделать по нему топологию. Особенно разумно это в разрезе планов выпуска на Микроне, у которого есть 65-нм линия, хоть и от другого вендора. И ваш исходный наброс был не про нанометры, исходный был:

> Пока они создают первые образцы в мире меняются поколения

Но вот беда, образец уже есть и создан НЯЗ где-то за год. Как у нас там со сменой поколений? И как человек, участвовавший в разработке российского чипа по 28 nm могу сказать, что за год вполне укладываются в России. Так что отсылаю вас к исходному посту.
   1919
RU Серокой #04.03.2019 00:35  @Anarky#03.03.2019 23:56
+
-
edit
 

Серокой

координатор
★★★★
Anarky> И как человек, участвовавший в разработке российского чипа по 28 nm
Если не коммерческая тайна, какой интерконнект меж блоков в чипе использовали?
   
RU Anarky #04.03.2019 00:51  @Серокой#04.03.2019 00:35
+
+4
-
edit
 

Anarky

аксакал
★☆
Серокой> Если не коммерческая тайна, какой интерконнект меж блоков в чипе использовали?

Между блоками вот так:

Разработана оригинальная внутрикристальная шина для объединения сотен вычислительных ядер

   Схема коммутатора шины SPBUS   Завершена разработка простой пакетной шины (Simple Packet Bus - SPBUS), которая позволяет обеспечить взаимодействие сотен различных устройств внутри кристалла. Шина SPBUS полностью написана на VHDL без использования закрытых лицензируемых IP блоков. Разработанная шина является исключительно компактной с точки зрения использования аппаратных ресурсов ПЛИС или СБИС, при этом обеспечивает задержки при передаче данных менее 50 тактов.   Хотя мы и называем SPBUS шиной, терминологически верно говорить "дерево коммутаторов". //  Дальше — maltsystem.ru
 

Стучит на 1 ГГц, но реально можно больше, если подёргать топологов наверное можно и 2 на 28 нм. Насчет того, как это всё в память уходит - на нашем сайте к сожалению не описано, так что надо спрашивать у начальства, можно ли показать. Если интересно - завтра узнаю.
   1919
RU Anarky #04.03.2019 00:58  @Серокой#04.03.2019 00:35
+
+4
-
edit
 

Anarky

аксакал
★☆
Anarky>> И как человек, участвовавший в разработке российского чипа по 28 nm
Серокой> Если не коммерческая тайна, какой интерконнект меж блоков в чипе использовали?

А, во, нашел, но без особых подробностей. Тигр в разрезе выглядит вот так:


Контроллер общих ресурсов - читай контроллер памяти обмазанный кое-каким дополнительным функционалом. Интерконнект возможен откуда угодно куда угодно как через общую память, так и напрямую пакетами по шине.
   1919
+
+1
-
edit
 

Anarky

аксакал
★☆

Создание CPU по этапам на заводе Mikron и почему без 7нм остались Global Foundries
e-katalog Россия https://www.e-katalog.ru/u/xbr20 e-katalog Украина https://ek.ua/u/xbr20 Мы посетили завод Mikron в Зеленограде, не путать с американским производителем памяти Micron. И для нас это был, действительно, очень интересный и необычный опыт - настоящее производство микропроцессоров, причем, отечественное.
   1919
Это сообщение редактировалось 04.03.2019 в 02:30
EE Татарин #04.03.2019 02:46  @Anarky#04.03.2019 00:58
+
-
edit
 

Татарин

координатор
★★★★★
Anarky>>> И как человек, участвовавший в разработке российского чипа по 28 nm
Ой, так это ж MALT. :)

Ты как кто участвовал?
А то у меня были бы вопросы к инсайдеру. :)
   72.0.3626.11972.0.3626.119
RU Anarky #04.03.2019 02:53  @Татарин#04.03.2019 02:46
+
+4
-
edit
 

Anarky

аксакал
★☆
Татарин> Ой, так это ж MALT. :)
Татарин> Ты как кто участвовал?
Татарин> А то у меня были бы вопросы к инсайдеру. :)

Я там начальник отдела разработки RTL :)
   1919
RU Серокой #04.03.2019 16:25  @Anarky#04.03.2019 00:58
+
-
edit
 

Серокой

координатор
★★★★
Anarky> А, во, нашел, но без особых подробностей. Тигр в разрезе выглядит вот так:

Ммм... Спасибо. Я нарываюсь на обсуждение коммерческой тайны, судя по всему, но я хочу понять, как оно работает. :) Я не понял. :(

По 28нм напрямую стоит проблема интерконнекта, поскольку задержки по кристаллу совершенно конские для того, чтобы, как раньше, тянуть тупо параллельную шину из угла в угол (угол в топологическом смысле). Чужой NoC покупать не хочется, надо написать свой. Ищу хоть какую-то информацию.
Ну то есть кольцевую топологию можно нагородить или такую же матричную, но может есть где статьи? почитать. Открытые данные, так сказать.
   
EE Татарин #04.03.2019 17:24  @Anarky#04.03.2019 02:53
+
-
edit
 

Татарин

координатор
★★★★★
Татарин>> Ой, так это ж MALT. :)
Татарин>> Ты как кто участвовал?
Татарин>> А то у меня были бы вопросы к инсайдеру. :)
Anarky> Я там начальник отдела разработки RTL :)
Круто. :)

Тогда вопрос: вот эти самые задаче-ориентированные вычислители - это блоки какой сложности?
Ну вот применительно к нейросетям - что там может быть? просто блок с ММАС? блок, который делает много ММАС с вектора? что-то более сложное?
   72.0.3626.11972.0.3626.119
RU Anarky #05.03.2019 01:20  @Серокой#04.03.2019 16:25
+
+1
-
edit
 

Anarky

аксакал
★☆
Серокой> По 28нм напрямую стоит проблема интерконнекта, поскольку задержки по кристаллу совершенно конские для того, чтобы, как раньше, тянуть тупо параллельную шину из угла в угол (угол в топологическом смысле). Чужой NoC покупать не хочется, надо написать свой. Ищу хоть какую-то информацию.
Серокой> Ну то есть кольцевую топологию можно нагородить или такую же матричную, но может есть где статьи? почитать. Открытые данные, так сказать.

У нас нет проблем таких потому, что нету длинных связей. Пакеты по шине передаются от коммутатора к коммутатору за один такт, а связаны коммутаторы только соседних блоков. Та картинка, которую я выше приводил примерно соответствует реальной топологии. В конце все цепочки уже звездой сходятся в коммутатор, который тупым round robin коммутирует их в контроллер памяти (разумеется выбирает только между цепочками, которым есть, что туда отправить). Сами блоки на шине - простенькие RISC-ядра (без памятей в ПЛИСе занимают что-то в районе 1300 LUT). Опционально с целочисленным умножителем. У каждого ядра есть блочок локальной памяти (не когерентной с остальными, мы считаем когерентность для настолько многоядерных систем злом). Всякие сопроцессоры мы вешаем уже на процессорную шину самих ядер, но с возможностью DMA в них из общей внешней памяти. Как видишь, у нас тут все связи локальные (плюс к тому шина развязана с ядрами по частотам) и нету никаких связей наискосок через весь чип за один такт. Но тут важно понимать, что эта архитектура задумана именно для таких очень многоядерных систем. Если ты ищешь новую шину (говоря шина я подразумеваю конечно коммуникационная среда) для SoC типа вашего Комдива, то я бы всё-таки подумал о всяких торах и бабочках. На 65 вы AXI ставили, если не секрет? Как вариант - можно попробовать подглядеть, как это сделано в SoCах у небожителей типа Qualcomm и Samsung.

PS: И шина у нас совсем не была узким по частотам местом. Насчет статей поспрашиваю у автора шины.

PPS: Если интересно, заглядывай, послушать много рекламного и кое-что интересное от нашей команды и особенно руководителя проекта, к нам нередко заходят пообщаться :)
   1919
RU Anarky #05.03.2019 01:33  @Татарин#04.03.2019 17:24
+
+2
-
edit
 

Anarky

аксакал
★☆
Татарин> Тогда вопрос: вот эти самые задаче-ориентированные вычислители - это блоки какой сложности?
Татарин> Ну вот применительно к нейросетям - что там может быть? просто блок с ММАС? блок, который делает много ММАС с вектора? что-то более сложное?

Задумка такая, что любой каприз за ваши деньги :) Вот пример одного из таких:

MALT. Начато проектирование процессора 2-ого поколения

  Фото: maltsystem.com   Начато проектирование процессора 2-ого поколения. Спроектирована первая версия процессорного элемента (ПЭ), архитектура которого является развитием архитектуры Леопард. Проведено тестирование и замер энергопотребления на целевых алгоритмах с учётом временных задержек в САПР Cadence на частоте 1 ГГц для техпроцесса TSMC HPC+ 28 nm.   Разработанный ПЭ второго поколения превосходит ПЭ первого поколения по быстродействию на ядро в 3-6 раз (в зависимости от алгоритма), по быстродействию на единицу площади - в 3-8 раз, по энергоэффективности ПЭ - в 1.5-3 раза. //  Дальше — maltsystem.ru
 

Он не Тьюринг-полный, но довольно умный, есть компилятор. Пока мы в основном занимались целочисленными задачами, всякие блокчейны и базы данных, но планы на плавающую точку и глубокое обучение есть и развиваются. Без них у меня диссертация не получится :) Но делать тупо MMAC для нас нецелесообразно, по сравнению с видеокартами слишком маленькая глотка наружу. Так что наша цель алгоритмы, которые надо долго жевать, пользуясь локальными данными. А то, что всё это управляется RISC-процессорами, позволяет программировать всё это дело на плюсах. Плюс есть и вполне себе развивается поддержка OpenCL. Подробнее про софт вот тут:

Программирование

  Мы уверены, что вы имеете опыт работы с коммерчески доступными x86/GPU/ARM вычислительными системами на языках С/С++. Скорее всего, вы программировали GPU на специализированных языках типа OpenCL или CUDA. Очень вероятно, что как для универсальных, так и для графических процессоров вы использовали специальные, ориентированные на конкретное “железо”, приемы для повышения производительности работы вашего кода. И, как любому программисту, вам бы хотелось, с одной стороны, “поменьше копаться в железе” и использовать уже изученные, привычные для вас, языки программирования, с другой - “выжать из оборудования все, на что оно способно”, и получить действительно быстрый и/или, в зависимости от требования заказчика, энергоэффективный код. //  Дальше — maltsystem.ru
 

Ну и вообще, повторюсь, любой каприз за ваши деньги. Там на сайте есть контакты директора и менеджера, если нужна информация более официального уровня - спокойно пиши, ответят. А не ответят - я их попинаю. А если тебе надо сваять интересный чип - точно пиши, я люблю делать процессоры :)
   1919
+
+1
-
edit
 

Грач

аксакал
★★☆
Anarky> Я там начальник отдела разработки RTL :)
ну так неплохо было бы делится новостями в тему :)
   1919
1 16 17 18 19 20 75

в начало страницы | новое
 
Поиск
Настройки
Твиттер сайта
Статистика
Рейтинг@Mail.ru